1. Zesummesetzung vun schalt Circuit
Wann den Input Signal ui niddereg ass, ass den Transistor V1 am Ausschnëttszoustand, de Stroum vun der Liichtdiode am Optocoupler B1 ass ongeféier null, an d'Resistenz tëscht den Ausgangsklemmen Q11 a Q12 ass grouss, wat ass gläichwäerteg mam Schalter "Off";Wann d'Ui héich ass, ass v1 op, d'LED an B1 ass op, an d'Resistenz tëscht Q11 an Q12 gëtt reduzéiert, wat entsprécht dem Schalter "on".De Circuit ass an engem héije Leedungszoustand well Ui nidderegen Niveau ass an de Schalter net ugeschloss ass.Ähnlech, well et kee Signal ass (Ui ass nidderegen Niveau), ass de Schalter op, sou datt et an engem nidderegen Leedungszoustand ass.
2. Zesummesetzung vun Logik Circuit
De Circuit ass en AND Gate Logik Circuit.Säi Logik Ausdrock ass P=AB Déi zwee fotosensibel Röhre an der Figur sinn a Serie verbonnen.Nëmme wann d'Input Logik Niveauen A = 1 a B = 1, den Ausgang P = 1
3. Zesummesetzung vun isoléiert Kupplung Circuit
De linear Verstäerkungseffekt vum Circuit kann garantéiert ginn andeems Dir déi aktuell limitéiert Resistenz Rl vum Liichtkrees richteg auswielt an den aktuellen Iwwerdroungsverhältnis vu B4 konstant mécht.
4. Komponéieren héich Volt Volt Stabiliséiere Circuit
D'Treibröhre soll Transistoren mat Héichspannungsstand benotzen.Wann d'Ausgangsspannung eropgeet, erhéicht d'Basspannung vu V55, an de Forward Stroum vun der Liichtdiode am B5 eropgeet, sou datt d'Inter-Elektrodespannung vum fotosensiblen Röhre erofgeet, d'Basspannung vum ugepasste Röhre Kräizung reduzéiert, an d'intern Resistenz erhéicht, sou datt d'Ausgangsspannung erofgeet, an d'Ausgangsspannung bleift stabil
5. Automatesch Kontroll Circuit vun Sall Beliichtung
A ass véier Sätz vun analogen elektronesche Schalter (S1 ~ S4): S1, S2 a S3 si parallel ugeschloss (wat d'Fuerkraaft an d'Anti-Interferenzfäegkeet erhéijen kann) fir de Verzögerungskrees.Wann se un d'Energieversuergung verbonne sinn, gëtt den Zwee-Wee-Tyristor VT vun R4 a B6 ugedriwwen, an de VT kontrolléiert direkt d'Hallbeliichtung H;S4 an den externen fotosensiblen Widderstand Rl bilden den Ëmfeldlichterkennungskreeslaf aus.Wann d'Dier zou ass, gëtt de normalerweis zouene Reed KD, deen op der Dierrahmen installéiert ass, vum Magnéit op der Dier beaflosst, a säi Kontakt ass op, S1, S2 an S3 sinn am Datenoppen Zoustand.Owes ass de Gastgeber heem gaang an huet d'Dier opgemaach.De Magnéit war vum KD ewech, an de KD Kontakt war zou.Zu dëser Zäit gëtt d'9V Energieversuergung op C1 bis R1 gelueden, an d'Spannung op béide Enden vum C1 wäert séier op 9V eropgoen.D'Griichterspannung wäert d'LED am B6 duerch S1, S2, S3 an R4 glanzen, sou datt den Zwee-Wee-Tyristor ausgeléist gëtt, VT wäert och opmaachen, an H wäert opmaachen, d'automatesch Beliichtungskontrollfunktioun realiséieren.Nodeems d'Dier zougemaach ass, kontrolléiert de Magnéit KD, de Kontakt mécht op, d'9V Energieversuergung stoppt d'C1 ze lueden, an de Circuit geet an de Verzögerungszoustand.C1 fänkt R3 ze entlaaschten.No enger Verzögerungsperiod fällt d'Spannung op béide Enden vum C1 graduell ënner der Ouverturesspannung vu S1, S2 a S3 (1,5v), a S1, S2 an S3 ginn erëm ofgeschalt, wat zu B6 Cutoff, VT Cutoff, an H Ausstierwen, realiséiert der verspéiten Luucht aus Funktioun.
Post Zäit: Feb-02-2023